• 758.00 KB
  • 2022-04-22 11:26:56 发布

《数字电子技术》黄瑞祥 第三章习题答案.doc

  • 18页
  • 当前文档由用户上传发布,收益归属用户
  1. 1、本文档共5页,可阅读全部内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 文档侵权举报电话:19940600175。
'第三章组合逻辑电路思考题与习题参考答案[题3-1]解:图P3-1:真值表如表D3-1所示。表D3-1输入输出0000010100111001011101110100000000000011[题3-2]解:图P3-2(a)因为(a)图是一位数值比较器(b)所以(b)图是一位全加器[题3-3]解:图P3-3:真值表如表D3-2、表D3-3所示18 表D3-2输入输出00000001001000110100010101100111100010011010101111001101111011111000010000100001表D3-3输入输出0000000100100011010001010110011110001001101010111100110111101111100101100110100118 所以图P3-3(a)逻辑电路图是2位二进制数等值比较器,当时,输出否则图P3-3(b)逻辑电路图是输入信号A、B、C、D中含有偶数个0时,输出否则[题3-4]解:设4变量为A、B、C、D,输出为F,根据题意,列真值表如表D3-4所示。表D3-4输入输出00000001001000110100010101100111100010011010101111001101111011110110100110010110根据真值表画卡诺图如图D3-1所示。图D3-1先构成,然后构成F逻辑图如图D3-3所示。18 图D3-2[题3-5]解:设输入信号为;输出信号为。根据题意列真值表如表D3-5所示。表D3-5输入输出01可以用异或门实现。逻辑电路图如图D3-3所示。18 =1=1=1图D3-3[题3-6]解:根据题意列真值表如表D3-6所示:表D3-6输入输出00000101001110010111011110010101根据真值表画卡诺图如图D3-4所示图D3-4化简后表达式为:逻辑图如图D3-5所示。18 图D3-5[题3-7]解:根据题意,有两输入,有4输出(1)列真值表如表3-7所示:表D3-7输入输出000110110001001101111101根据真值表写出表达式:逻辑图如图D3-6所示。图D3-618 (2)列真值表如表3-8所示:表D3-8输入输出000110110001000000010100根据真值表写出表达式:逻辑图如图D3-7所示。图D3-7[题3-8]解:根据题意,有4个输入信号,1个控制信号C,有4输出。列出真值表如表D3-9所示。表D3-9输入输出0000000001。。。。。0100101010。。。。。0111110000。。。。。10101。。。。。1100111010。。。。。00110100。。。。1100XXXX。。。。XXXX0000。。。。1000。。。。1100XXXXXXXX18 11111XXXX根据真值表画卡诺图如图D3-8所示。图D3-8根据卡诺图写出表达式:画出逻辑图如图3-9所示。18 图D3-9[题3-9]解:根据题意,有4个输入信号,有1个输出。列出真值表如表D3-10所示表D3-10输入输出00000001001000110100010101100111100010011010101111001101111011110011111100xxxxxx用卡诺图化简如图3-10所示。18 图D3-10化简后表达式为:逻辑电路图为如图3-11所示。图D3-11[题3-10]解:根据题意,有5个输入信号,有3个输出信号。根据真值表直接写出表达式:,,,电路图如图D3-12所示。图D3-12[题3-11]解:根据题意,有3个输入信号,有6个输出信号。根据真值表,直接写表达式:逻辑电路图如图D3-13所示。18 图D3-13[题3-12]解:根据题意,有4个输入信号,有1个输出信号。列出真值表如表D3-11所示。输入输出000000010010001101000101011001111000100110101011110011011110111110110XXX11011xxx用卡诺图化简如图3-14所示18 图D3-14表达式为:电路图如图D3-15所示。图D3-15[题3-13]解:根据题意,输入地址应为6位。设输入地址码为,所设计的逻辑电路图如图D3-16所示。18 图D3-16[题3-14]解:设输入编码为,输出编码为。所设计的逻辑电路图如图D3-17所示。图D3-17[题3-15]解:根据74LS151功能真值表作出Y波形图如图D3-18所示。18 图D3-18[题3-16]解:(1)选取A,B,C作为地址选择输入端,将函数写成标准与或式:逻辑电路图如图D3-19所示图D3-19(2)选取A,B,C作为地址选择输入端,将函数写成标准与或式:逻辑电路图如图D3-20所示18 图D3-20[题3-17]解:选取A,B作为地址选择输入端,将函数写成标准与或式:逻辑电路图如图D3-21所示图D3-21[题3-18]解:根据题意,设输入的4未二进制数为,输出的8421BCD码为所设计逻辑电路图如图D3-22所示。18 图D3-22[题3-19]解:根据题意,设A,B,C对应编码输入,所设计逻辑电路图如图D3-23所示。图D3-23[题3-20]解:根据题意,所设计逻辑电路图如图D3-24所示。18 图D3-24[题3-21]解:根据题意,所设计逻辑电路图如图D3-25所示。图D3-25[题3-22]解:(1)有冒险,函数应改为(2)有冒险,函数应改为(3)无冒险(4)有冒险,函数应改为[题3-23]解:(1)卡诺图如图D3-2618 图D3-26(2)卡诺图如图D3-27图D3-27(3)卡诺图如图D3-28图D3-28(4)卡诺图如图D3-29图D3-2918'